首页
新闻
业界动态
新品快递
高端访谈
AET原创
市场分析
图说新闻
会展
专题
期刊动态
设计资源
设计应用
解决方案
电路图
技术专栏
资源下载
PCB技术中心
在线工具库
技术频道
模拟设计
嵌入式技术
电源技术
可编程逻辑
测试测量
通信与网络
行业频道
工业自动化
物联网
通信网络
5G
数据中心
信息安全
汽车电子
大学堂
期刊
文献检索
期刊投稿
登录
注册
首页
资源下载
可编程逻辑
正文
进入了解AET零信任专题
点击查看ChinaAET RISC-V专题
点击进入变压器测试专题
点击进入忆阻器二极管/三极管/场效应管测试专题
基于NiosⅡ的视频采集与DVI成像研究及实现
所属分类:
技术论文
上传者:
aet
文档大小:
294 K
所需积分:0分
积分不够怎么办?
文档介绍:
采用FPGA作为视频采集控制和图像处理芯片,配置NioslI软核,在FPGA片内完成图像处理和图像显示控制,简化了硬件电路和软件程序的设计.在FPGA片内编写视频采集时序,并配置NioslI控制软核,模拟视频数据经视频解码芯片输出ITU-RBT.656格式数据送入FPGA,通过时序控制和NiosⅡ软核把视频解码数据依序存储在SSRAM中,并进行裁剪、交织、颜色处理.
现在下载
VIP会员,AET专家下载不扣分;重复下载不扣分,本人上传资源不扣分。
活动
MORE
《集成电路应用》杂志征稿启事
【热门活动】2025年基础电子测试测量方案培训
【技术沙龙】可信数据空间构建“安全合规的数据高速公路”
【下载】5G及更多无线技术应用实战案例
【通知】2025第三届电子系统工程大会调整时间的通知
Copyright © 2005-
2024
华北计算机系统工程研究所版权所有
京ICP备10017138号-2