首页
新闻
业界动态
新品快递
高端访谈
AET原创
市场分析
图说新闻
会展
专题
期刊动态
设计资源
设计应用
解决方案
电路图
技术专栏
资源下载
PCB技术中心
在线工具库
技术频道
模拟设计
嵌入式技术
电源技术
可编程逻辑
测试测量
通信与网络
行业频道
工业自动化
物联网
通信网络
5G
数据中心
信息安全
汽车电子
大学堂
期刊
文献检索
期刊投稿
登录
注册
首页
资源下载
可编程逻辑
正文
欢迎查看AET-ChatGPT专题
点击了解订《电子技术应用》杂志送开发板活动
欢迎查看AET商业航天专题
技术沙龙-密码技术与数据安全
基于FPGA的监测接收机中DDC的设计与实现
所属分类:
参考设计
上传者:
aet
文档大小:
494 K
标签:
FPGA
所需积分:0分
积分不够怎么办?
文档介绍:
设计了一种基于FPGA的数字监测接收机中数字下变频的设计方案,详细介绍了数字下变频器中数控振荡器、积分级联梳状滤波器、半带滤波器和FIR滤波器的设计方法,并编写Verilog HDL程序实现各个模块,最后将程序下载到FPGA中测试,得到I/Q信号波形和频谱,能够满足微波数字监测接收机的功能需求。
现在下载
VIP会员,AET专家下载不扣分;重复下载不扣分,本人上传资源不扣分。
活动
MORE
《集成电路应用》杂志征稿启事
【热门活动】2025年基础电子测试测量方案培训
【技术沙龙】可信数据空间构建“安全合规的数据高速公路”
【下载】5G及更多无线技术应用实战案例
【通知】2025第三届电子系统工程大会调整时间的通知
Copyright © 2005-
2024
华北计算机系统工程研究所版权所有
京ICP备10017138号-2