头条 AMD庆祝赛灵思成立40周年 40 年前,赛灵思(Xilinx)推出了一种革命性的设备,让工程师可以在办公桌上使用逻辑编程。 赛灵思开发的现场可编程门阵列(FPGA)使工程师能够将具有自定义逻辑的比特流下载到台式编程器中立即运行,而无需等待数周才能从晶圆厂返回芯片。如果出现错误或问题,设备可以在那里重新编程。 最新资讯 外资力荐高通并赛灵思对抗英特尔 时值岁末,但半导体业购并可能还有压轴,花旗半导体业分析师ChristopherDanely17日评估所有可能物件后认为,台积电客户赛灵思(Xilinx)目前最具卖相,可能买主则是看上高通。 发表于:11/20/2015 基于FPGA的实时图像边沿检测系统的实现 边缘检测是图像处理中一个重要的分支,它的实现对于进行更高层次的图像识别和理解等有着重大的影响。系统采用FPGA+SDRAM实现了实时图像的边沿检测。硬件采用流水线与并行处理的方式,提高了图像处理的速率;算法实现结合了硬件语言编程与IP核模块,减小了开发周期,增强了系统的灵活性。实验结果显示,该系统能够有效地实现实时图像的边沿检测,且检测效果较好,能够满足后续图像处理的需求。 发表于:11/19/2015 京微雅格:FPGA集成硬核MCU已成普遍趋势 京微雅格成立于2005年,是国内少有的几家FPGA公司。目前已经形成有了主打的云、山、河、星四大产品系列。实际上,在国际上已经有了四家著名的FPGA公司,两强是Xilinx和Altera,还有两家规模相对较小,但是技术特点突出的Lattice和Microsemi。 发表于:11/19/2015 Altera荣获Frost & Sullivan全球FPGA技术创新领先奖 2015年11月12号,北京——Altera公司(NASDAQ: ALTR)荣获分析公司Frost & Sullivan的全球FPGA技术创新领先奖,表彰Altera在技术特性和未来业务价值方面更胜一筹。该奖项彰显Altera在其Arria® 10 FPGA中实现IEEE 754单精度硬核浮点DSP (数字信号处理)模块——处理速率高达1.5 TFLOPS (每秒万亿次浮点运算),进一步提高了数字系统设计的能效和生产效率。Altera的可编程器件帮助客户针对大数据和搜索应用、数据中心加速、军事通信和高性能计算等需要高精度计算的领域来优化设计。可以在http://bit.ly/1jSACuI上下载获奖总结报告。 发表于:11/18/2015 基于AD9914宽带线性调频源的设计及实现 介绍了一种基于ADI公司最新器件AD9914设计的宽带微波中频线性调频源,其瞬时工作带宽超过1 000 MHz,克服了国内研究处于200 MHz~400 MHz带宽的技术难题。同时,提出了一种利用DDS可编程特性对信号的相位进行分段补偿从而获得高边带抑制比的方法。 发表于:11/18/2015 一种基于FPGA的阀基电子设备的研制 阀基电子设备是换流阀系统中的重要设备,主要承担对换流阀中各门级驱动单元触发和监测的工作,是连接控制保护系统和换流阀的执行设备,其稳定可靠性对换流阀的安全运行起着至关重要的作用。设计了一种应用于高压直流输电系统中的阀基电子设备,该设备以FPGA为核心控制,双电源冗余设计,对外通信接口均为光纤,并采用频移键控方式对触发命令进行编码。实验证明了该设备具有实用性、可靠性和可扩展性,输出的各路脉冲宽度调制波形具有高精度的同步一致性,有效地保证了换流阀的稳定运行。 发表于:11/18/2015 2015年“天河二号”实现六连冠 ”中国军团”占据109席 北京11月17日最新公布的全球超级计算机500强榜单显示,中国“天河二号”超级计算机在运算速度排名中连续第六次问鼎。在TOP500榜单中,“中国军团”占据109席、占据21.8%的份额。 发表于:11/18/2015 基于可重构技术的DSP任务动态加载方法研究 针对国产异构多核微系统中DSP处理器任务的调度和启动的需求,基于可重构技术,提出了一种DSP任务动态加载方法。利用DSP处理器的HPI接口作为程序注入接口,在FPGA芯片中构建了具有总线隔离机制的配置通路,在SPARC V8处理器中以软件驱动的形式,实现了DSP任务动态加载。测试结果表明,所提出的DSP任务动态加载方法用时135 ms即可完成280 KB大小的程序注入及DSP处理器的任务加载,满足微系统的实时性需求。 发表于:11/17/2015 基于PCIE总线主模式DMA高速数据传输系统设计 介绍了一种基于PCIE总线主模式DMA高速数据传输系统的设计。该系统利用Xilinx公司V5系列的FPGA芯片搭建了x1通道的PCIE系统。实验利用自行开发的PCIE接口板实现了单字读写及DMA读写的传输方式,并在上位机软件界面上及ChipScope中显示并验证了读写数据的正确性,经实验表明传输速率可稳定在400 MB/s左右。 发表于:11/15/2015 基于自适应TIADC的频谱模块设计 通过对时间交替采样(Time-interleaved ADC,TIADC)理论和下变频快速傅里叶(Fast Fourier Transform,FFT)的研究,提出一种复用FFT结构的自适应TIADC频谱分析设计方案。该方案首先通过四通道ADC进行时间交替高速采样,并采用频域互谱法估计时延误差,利用Farrow滤波器进行自适应校正;然后对采样数据作下变频处理,并复用FFT模块,实现高速采样的频谱分析;最后通过FPGA实验验证,证明自适应TIADC的频谱模块设计不仅能准确反映采集信号频谱信息,而且硬件资源开销相对减小。 发表于:11/15/2015 «…177178179180181182183184185186…»