头条 AMD庆祝赛灵思成立40周年 40 年前,赛灵思(Xilinx)推出了一种革命性的设备,让工程师可以在办公桌上使用逻辑编程。 赛灵思开发的现场可编程门阵列(FPGA)使工程师能够将具有自定义逻辑的比特流下载到台式编程器中立即运行,而无需等待数周才能从晶圆厂返回芯片。如果出现错误或问题,设备可以在那里重新编程。 最新资讯 PLC的主要分类及应用 PLC(Programmable Logic Controller)即可编程序逻辑控制器是一种专门为在工业环境下应用而设计的数字运算操作电子系统,也是现代工业自动化系统的重要组成部分,那么它是怎么诞生的呢?今天我们来捋一捋。 发表于:7/16/2020 掌握Linux常用命令的分类 Linux可以提供的功能通常是通过各种命令来实现的。 每个命令都有许多细分功能的选项,每个命令后面的功能对象的参数也不同,因此我们需要详细介绍一下Linux命令的一般分类。 发表于:7/12/2020 Flutter应用程序被谷歌和Canonical引入Ubuntu Linux Linux操作系统具有安全性,性能和开放性的所有优点,但是由于软件目录的原因,许多计算机用户都不使用Linux操作系统。 发表于:7/12/2020 认识Linux和windows的区别 当前,有三种类型的操作系统。 Windows和Mac OS相信每个人都熟悉它们。 这些是我们最熟悉的操作系统。 还有哪些其他操作系统? 当然是Linux操作系统。 Linux系统因其开源、免费、跨平台和其他强大功能而在代码农民中非常受欢迎。 发表于:7/12/2020 低功耗通用FPGA再加码,莱迪思推出更低功耗、更高I/O密度Certus-NX Lattice Nexus是业界首个基于28 nm FD-SOI工艺的低功耗FPGA技术平台,得益于功耗和MIPI 速度上的优势,基于该平台的第一款产品CrossLink-NX得到了客户广泛认可,主要用于嵌入式视觉领域。时隔半年,Lattice在近日宣布推出这款平台的第二代产品——Certus-NX,具有更高的I/O密度和更低的功耗,主要面向工业自动化、通信等市场。 发表于:7/7/2020 如何使用数字电位器构建可编程振荡器 数字电位器(digiPOT)功能多样,应用广泛,例如,用于滤除或生成交流信号。但是,有时频率必须能够有所变化,并根据应用需求调整。在此类设计中,支持通过适当的接口调整频率的可编程解决方案极为有用,在有些情况下,非常有助于开发。本文介绍一种简单易行的可编程振荡器构建方法,其中,振荡频率和幅度可以通过使用digiPOT来彼此独立地调节。 发表于:6/1/2020 基于FPGA的自定义CPU架构设计 为满足当前工业应用下越来越多的分布式计算的需求,提出了一种在FPGA芯片中构建自定义指令集的CPU的方式,以此来使FPGA具有类似于单片机的处理指令的能力。并且,这种能力的前提是复用计算单元,因此资源消耗有限,不会随着计算量的增加而增大。在自定义指令集CPU的改进型架构中,使用了并行计算的结构,使得运算速度大幅提升。最后,结合实际应用案例,移植电流环计算中的FOC算法到自定义CPU中运算。并用ModelSim软件进行仿真,测试其计算时间仅需7.48 μs。 发表于:5/13/2020 基于FPGA的全数字双通道符合多普勒展宽系统 针对核辐射能谱、正电子湮没符合多普勒展宽谱测量的需求,设计了一种基于FPGA的全数字双通道符合多普勒展宽系统。该系统以16 bit模数转换芯片AD9269-80为前端,将高纯锗探测器采集到的模拟信号转化为数字信号,该数字信号进入系统后端的FPGA芯片中进行数字处理。FPGA通过滑动平均窗口、乒乓操作、自定义IP核等实现对核脉冲信号的处理,包括波形降噪、梯形滤波、基线恢复、堆积识别、阈值判断、数据缓存等,从而得到核脉冲的幅度信息和时间信息。再由网口模块与上位机之间进行通信,采用UDP协议进行幅度、时间信息的传输,得到核信号的能谱。系统采用双通道对正电子符合多普勒展宽谱测量,得到二维符合图谱。 发表于:3/31/2020 ADS-B阵列信号二重解交织算法的实时实现 为解决ADS-B系统通信时的信号交织问题,结合FPGA的工作特点和实时系统的要求,对ADS-B交织检测算法和解交织算法进行优化。针对交织检测算法在实采数据验证时需要变化处理信号的参数才能匹配判决域的问题,设计一种计算判断交织检测的动态门限值的方法,同时将解交织算法中特征向量、广义逆矩阵等复杂的过程优化为对某段信号的协方差矩阵求逆。实现结果表明,优化后的算法适用于硬件实时系统,能有效分离ADS-B交织信号。 发表于:3/12/2020 RS编码算法的优化与FPGA实现 针对常用RS编码算法中伽罗华域(Galois Field,GF)的乘法运算在FPGA中实现时存在的数据运算量大、复杂度高等问题,对RS编码模块进行优化,通过增加乘法器因子求取模块,完成RS编码乘法器因子的求取,降低伽罗华域乘法运算在FPGA实现过程中的复杂度,减少运算量。测试结果表明,优化后的RS编码FPGA实现简单有效,且编码准确无误,编码结果与MATLAB计算所得理论结果一致,可适用于任意码长的RS编码,在移动通信、航天通信等复杂多因素通信领域有着广泛的应用价值。 发表于:3/10/2020 «…23242526272829303132…»